La 1



Laporan Percobaan 1


1. Jurnal [Kembali]



2 Alat dan Bahan [Kembali]

a. Jumper
Gambar 1. Jumper

b.Panel DL 2203D
c.Panel DL 2203C
d.Panel DL 2203S

Gambar 2. Modul De Lorenzo



3. Rangkaian Simulasi [Kembali]
 



4. Prinsip Kerja [Kembali]

Pada percobaan 1 ini dirangkai sebuah rangkaian Shift Register (register geser) dengan keluaran output 4 bit. Rangkaian shift register keluaran 4 bit berarti menggunakan 4 buah J-K flip flop. Masing masing flip flop diartikan sebagai 1 bit, jadi 4 buah flip flop berarti ada 4 bit

Pada rangkaian ini nantinya akan dilakukan percobaan sesuai dengan kondisi pada jurnal dimana akan terjadi berbagai macam prinsip kerja yang mewakili 
SISO (serial in / serial out), maksudnya adalah data akan masuk secara berurutan satu persatu dan dikeluarkan satu persatu juga.
SIPO (serial in/paralel out), maksudnya data akan masuk secara berurutan satu persatu dan dikeluarkan secara serentak
PISO (paralel in / serial out)  maksudnya adalah data akan masuk secara serentak dan dikeluarkan secara berurutan satu persatu
PIPO (paralel in/ paralel out) maksudnya adalah data akan masuk secara serentak dan dikeluarkan secara serentak pula. 

Terjadinya proses input dan output data pada rangkaian ini menunjukkan bahwa terjadinya proses register geser. Register geser adalah rangkaian sequensial yang berfungsi untuk menyimpan dan mentransfer data sementara pada masukan menuju keluaran.    

5. Video Pratikum [Kembali]



6. Analisa [Kembali]

1. Analisa output yang dihasilkan tiap tiap kondisi
a.  Kondisi 1
Berdasarkan percobaan untuk kondisi 1 dimana B3 sampai BY terhubung dengan inputan 0, B0 dan B2 diberikan inputan 1 dan B1 diberi inputan X (don't care) . Output yang dihasilkan adalah shift register tipe SISO (serial in/serial out) kerena data masuk secara 1 per 1 dan dikeluarkan secara 1 per 1 juga. Misal datanya 1010 maka data 0 masuk terlebih dahulu lalu bergeser dan masuk lagi data 1 sampai data terakhir lalu output yang dikeluarkan pertama yaitu 0 lalu bergeser dan keluar lagi 1 dan seterusnya sampai data terakhir yaitu pada clock ke 8.

b. Kondisi 2.
Pada kondisi ini B3 - B6 diberikan logika 0, lalu B1 = x (don't care) dan BP = 1 serta B2 = . Berdasarkan kondisi ini didapat jenis atau tipe shift register yaitu SIPO (serial in/ paralel out). Karena disini data akan masuk secara bergantian dan dikeluarkan secara serentak. Misal data 1010 disini 0 akan masuk terlebih dahulu lalu akan bergeser dan masuk lagi 1 sampai data terakhir. Setelah semua masuk maka data tersebut akan dikeluarkan secara serentak yaitu pada clock ke 5.

c. Kondisi 3.
Pada kondisi ini B3 -B6 = x (don't care), B1=0, B0,B2 =1. Berdasarkan kondisi ini data yang  diinputkan akan masuk secara serentak lelu data tersebut akan dikeluarkan secara satu per satu atau disebut juga dengan istilah PISO (paralel in / serial out). Misal jika datanya 1010 maka pada clock pertama semua data akan masuk dan dikeluarkan secara satu per satu sampai clock ke 5. Pada clock ke 5 ini  data sudah dikeluarkan seluruhnya.

d. Kondisi 4.
Pada kondisi ini B3 - B6 = x (don't care),B0=1,  B1, B2 = 0. Berdasarkan kondisi ini data akan masuk secara serentak dan dikeluarkan secara serentak juga atau dikenal dengan istilah PIPO (paralel in / paralel out). Dimana pada kondisi ini data akan masuk secara bersamaan pada clock pertama dan dikeluarkan secara bersamaan pada clock ke 2.

2. Jika gebang AND pada rangkaian dihapus sumber clock dihubungkan langsung ke flip flop bandingkan output yang didapat.
jawab
Ketika gerbang AND dihapus dan clock dihubungkan langsung ke flip flop maka hanya akan terjadi shift register tipe SISO (serial in/ serial out) karena clocknya dihubungkan langsung ke flip flop. Dan untuk tipe SIPO, PISO, dan PIPO tidak dapat dijalankan atau dioperasikan. 


7. Link Download [Kembali]



Tidak ada komentar:

Posting Komentar